时间继电器在电力系统中发挥着重要的作用,特别是在继电保护方面。然而,由于系统环境差、使用维护问题、产品质量问题、器件损坏以及抗干扰性能差等原因,时间继电器可能会出现误动。其中,最难处理的问题是
数字式时间继电器抗干扰性能差。因此,探究时间继电器的抗干扰能力及其优化方法显得尤为重要。
首先,我们需要了解时间继电器受到的干扰主要来源。在电力系统运行中,继电器受到的干扰主要是电磁干扰。电磁干扰的来源主要有以下几种:直流低压回路断开电感性负载(如接触器、
中间继电器等)或电磁型电流、
电压继电器触点抖动时,常会产生快速瞬变脉冲组电波;高压变电所临近高压电器设备操作时产生的感应干扰;移动电话、携带式步话机和相邻或附近设备发生的调频电磁波及电弧放电时产生的高频电磁辐射;设备中脉冲电路、时钟回路、开关电源、收发讯机等通过空间传播的电磁能量;带电荷的操作人员触及到设备的导电部件时产生放电。
针对这些电磁干扰,我们可以采取一些优化方法来提高时间继电器的抗干扰能力。以下是一些可能的优化方法:
1. 电源输入端增加EMI滤波器。EMI滤波器是一种低通滤波器,由无源元件构成的多端口网络。它不仅能衰减由传导传达干扰方式引起的干扰,同时也对辐射干扰方式的干扰有显著的抑制作用。
2. 采取数字电路抗干扰的一般措施。例如,可以采用看门狗技术防止程序跑飞,采用软件陷阱与冗余指令,以及采用数字滤波技术等。
3. 合理设计印刷电路板。印刷电路板的设计应遵循一些基本原则,如尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰,以及元器件应互相平行排列且垂直于电路板等。
4. 合理配线。在配线时,应避免长距离平行走线,以减少导线间互感。同时,电源线、地线和信号线应尽可能分开走线,以减少它们之间的干扰。
5. 采用新工艺。例如,可以采用表面贴装技术(SMT)来减小元器件的体积和重量,提高组装密度和可靠性,同时也可以减小寄生参数和电磁干扰。
综上所述,通过采取以上优化方法,我们可以有效地提高时间继电器的抗干扰能力,从而保障电力系统的稳定运行。